特許
J-GLOBAL ID:200903028976681590

情報処理装置、入出力装置及び入出力素子

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平11-066593
公開番号(公開出願番号):特開2000-259346
出願日: 1999年03月12日
公開日(公表日): 2000年09月22日
要約:
【要約】【課題】 1枚構造により薄型化を図り、入力と出力の位置ずれを防ぐタッチパネルを提供する。【解決手段】 1枚の基板上には、薄膜トランジスタ114に接続された画素電極と、光センサとして機能するダブルゲートトランジスタ115と、が互いに隣接してマトリクス状に形成されている。この基板に対向して配置された基板には画素電極に対向する共通電極が形成され、基板間には液晶が封止されており、画素電極、共通電極、液晶で画素容量Cを形成している。コントローラ17は、各ドライバ12,13,14及びプリチャージスイッチ群19を制御して検出ラインYaの電位を読み出し、データとしてCPUに供給する。CPUは、供給されたデータに基づいて表示データを生成してコントローラ17に供給する。コントローラ17は、表示データに基づいて、ゲートドライバ15,データドライバ16を制御して画素容量Cにデータ信号を供給する。
請求項(抜粋):
外部からの操作に従った位置に関する情報の入力を行い、且つ外部から供給されたデータに応じて画像を出力する入出力装置と、前記入出力装置からの入力に従って所定の処理を行い、処理に応じて前記入出力装置に画像を供給する処理装置とを備え、前記入出力装置は、外部からの光の照射又は遮光を検出し、検出結果を示す検出信号を出力するマトリクス状に配置された複数のセンサと、前記複数のセンサの間にそれぞれマトリクス状に配置された複数の画素電極と、が形成された第1の基板と、前記第1の基板に対向して配置され、前記画素電極に対向する対向電極が形成された第2の基板と、前記第1、第2の基板間に封入された液晶とを備える入出力素子と、前記画素電極のマトリクスの行毎に順次画素電極を選択する画素電極選択手段と、前記画素電極選択手段により選択された画素電極に外部から供給された前記データに対応する表示データを供給する表示データ供給手段と、前記センサのマトリクスの行毎に順次センサの行を選択するセンサ選択手段と、前記センサ選択手段により選択されたセンサから出力される検出信号を読み出す光照射検出手段と、前記センサ選択手段によるセンサの選択と、前記光照射検出手段による検出結果の読み出しと、前記画素電極選択手段による画素電極の選択と、前記表示データ供給手段への表示データの供給と、を制御する制御手段とを備えることを特徴とする情報処理装置。
IPC (5件):
G06F 3/033 350 ,  G06F 3/033 360 ,  G02F 1/133 530 ,  G02F 1/1365 ,  G06F 3/03 330
FI (5件):
G06F 3/033 350 A ,  G06F 3/033 360 E ,  G02F 1/133 530 ,  G06F 3/03 330 B ,  G02F 1/136 500
Fターム (22件):
2H092JA25 ,  2H092JA26 ,  2H092JA40 ,  2H092JB04 ,  2H092JB13 ,  2H092JB42 ,  2H092NA25 ,  2H093NC09 ,  2H093NC16 ,  2H093NC72 ,  2H093ND42 ,  5B068AA22 ,  5B068AA33 ,  5B068BB18 ,  5B068BC03 ,  5B068BC08 ,  5B087AA05 ,  5B087BC03 ,  5B087CC02 ,  5B087CC11 ,  5B087CC33 ,  5B087DJ03
引用特許:
審査官引用 (2件)

前のページに戻る