特許
J-GLOBAL ID:200903029037056255

周波数シンセサイザ

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-003514
公開番号(公開出願番号):特開平5-276031
出願日: 1992年01月13日
公開日(公表日): 1993年10月22日
要約:
【要約】【目的】周波数設定時等における応答速度を向上させ、ロックアップ時間を短縮するとともに、VCOのC/Nを向上し雑音による外乱に強い周波数シンセサイザを実現する。【構成】位相比較器3の出力を入力し位相ロックループの過渡状態が終了した定常状態であることを検出するループ状態検出回路7を備える。ループ状態検出回路7の出力により制御電圧の変換利得を可変するチャージポンプ回路4を備える。
請求項(抜粋):
制御電圧により発振周波数が制御される電圧制御発振器と、分周比設定信号により分周比が設定され前記電圧制御発振器の出力周波数を基準信号の周波数とほぼ等しくなるように分周するプログラマブルデバイダと、前記プログラマブルデバイダの出力周波数の位相と前記基準信号の周波数の位相とを比較する位相比較器とを有する位相ロックループを備える周波数シンセサイザにおいて、前記位相比較器の出力を入力し前記位相ロックループの過渡状態が終了した定常状態であることを検出するループ状態検出回路と、前記ループ状態検出回路の出力により前記位相比較器の出力を前記制御電圧に変換する変換利得を可変するチャージポンプ回路とを備えることを特徴とする周波数シンセサイザ。
IPC (3件):
H03L 7/18 ,  H03J 7/28 ,  H03L 7/107
FI (2件):
H03L 7/18 Z ,  H03L 7/10 C
引用特許:
審査官引用 (3件)
  • 特開昭62-092521
  • 特開昭60-003333
  • 特開平3-030517

前のページに戻る