特許
J-GLOBAL ID:200903029081067728

テーブルルックアップ乗算器

発明者:
出願人/特許権者:
代理人 (5件): 大塚 康徳 ,  高柳 司郎 ,  大塚 康弘 ,  木村 秀二 ,  下山 治
公報種別:公表公報
出願番号(国際出願番号):特願2008-539260
公開番号(公開出願番号):特表2009-516248
出願日: 2005年11月15日
公開日(公表日): 2009年04月16日
要約:
本発明は、第1の番号Xを含む前半部分と第2の番号Yを含む後半部分とを有するアドレス語を外部システムから受信するように構成されるアドレス部と、前記アドレス語により指定されるように構成されるM×M個のメモリセルを含み、ある特定のアドレス語により指定されるセルに第1の番号Xと第2の番号Yとの積Pが提供されるメモリ領域と、前記メモリ領域からの積Pを外部システムに提供するように構成される出力部とを具備する乗算装置又は構成に関する。本発明は、Y<Xであるアドレス語により指定されるメモリ領域内のセルは除去されていることを特徴とする。
請求項(抜粋):
第1の番号Xを含む前半部分及び第2の番号Yを含む後半部分を有するアドレス語を外部システムから受信するように構成されるアドレス部(320)と、 前記アドレス語により指定されるように構成されるM×M個のメモリセルを含み、ある特定のアドレス語により指定されるセルに前記第1の番号Xと前記第2の番号Yとの積Pが提供されるメモリ領域(310)と、 前記メモリ領域(320)からの積Pを外部システムに提供するように構成される出力部(330)と、 を具備し、 Y<Xであるアドレス語により指定される前記メモリ領域(310)内の前記セルは除去されていることを特徴とする乗算装置(300)。
IPC (2件):
G06F 1/02 ,  G06F 7/523
FI (2件):
G06F1/02 ,  G06F7/523 B
Fターム (3件):
5B016AA02 ,  5B016BA06 ,  5B016EA01
引用特許:
審査官引用 (3件)
  • 特開平4-149728
  • 特開昭61-188625
  • 特開昭62-134724

前のページに戻る