特許
J-GLOBAL ID:200903029724978189
駆動回路、撮像装置
発明者:
,
,
出願人/特許権者:
代理人 (1件):
佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願2005-162034
公開番号(公開出願番号):特開2006-340018
出願日: 2005年06月01日
公開日(公表日): 2006年12月14日
要約:
【課題】CCDなどの容量性負荷に対して2以上の駆動電圧を与える場合に、その駆動電圧間の干渉を低減させる。【解決手段】容量性負荷であるCCD60の伝達特性に応じて、時刻の経過とともにインピーダンスを低下させるように、出力電圧Voutの出力インピーダンスを制御するインピーダンス制御部(ディレイライン56,57、および、インピーダンス配分されたスイッチ群58,59)を設け、出力電圧Voutのトランジェントスピードを低速にする。【選択図】図6
請求項(抜粋):
容量性負荷を駆動する駆動回路であって、
前記容量性負荷を駆動するための第1電圧を出力端子に出力する電圧出力部と、
前記容量性負荷の伝達特性に応じて、前記出力端子から見た出力インピーダンスを、前記第1電圧の出力時点からの時刻の経過とともに低下させるインピーダンス制御部と、
を備えた駆動回路。
IPC (3件):
H04N 5/225
, H01L 21/339
, H01L 29/762
FI (2件):
H04N5/225 F
, H01L29/76 301B
Fターム (18件):
4M118AA10
, 4M118AB01
, 4M118BA13
, 4M118CA02
, 4M118DB06
, 4M118DB08
, 4M118DB10
, 4M118DD09
, 4M118FA06
, 5C122DA03
, 5C122DA04
, 5C122EA59
, 5C122FC01
, 5C122FC02
, 5C122GF04
, 5C122HB02
, 5C122HB06
, 5C122HB10
引用特許:
前のページに戻る