特許
J-GLOBAL ID:200903029826817848
マイクロコンピュータ及びマイクロコンピュータシステム
発明者:
,
,
,
,
,
,
,
,
,
出願人/特許権者:
,
,
代理人 (1件):
玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願平4-322598
公開番号(公開出願番号):特開平6-150023
出願日: 1992年11月06日
公開日(公表日): 1994年05月31日
要約:
【要約】【目的】 ダイナミックRAM及びスタティックRAMなどのメモリ並びにその他の周辺回路を直結できて使い勝手の良好なマイクロコンピュータを提供することにある。【構成】 ダイナミックRAMを直結可能にするために、ダイナッミックRAMのためのストローブ信号出力端子CASH*,CASL*,RAS*設け、更に、スタティックRAMやその他の周辺回路との直結のために、前記ストローブ信号出力端子からの出力に並行してチップセレクト信号を出力可能なチップセレクト信号出力端子CS0*〜CS6*を設ける。アドレス出力端子は、ノン・マルチプレクス或は必要に応じてマルチプレクスされたアドレス信号を出力可能とされ、マルチバス方式のインタフェースに対応するために、選択的にアドレス信号を出力可能なデータの入出力端子を採用する。
請求項(抜粋):
中央処理装置を含んで1チップの半導体集積回路化されたマイクロコンピュータであって、ダイナッミックRAMのためのストローブ信号出力端子と、前記ストローブ信号出力端子からの出力に並行してチップセレクト信号を出力可能なチップセレクト信号出力端子と、ノン・マルチプレクス或は必要に応じてマルチプレクスされたアドレス信号を出力可能なアドレス信号出力端子と、選択的にアドレス信号を出力可能なデータの入出力端子と、を備えて成るものであることを特徴とするマイクロコンピュータ。
引用特許:
審査官引用 (14件)
-
特開昭61-127056
-
特開平2-230481
-
特開昭60-019268
-
特開平1-159893
-
特開平3-206581
-
特開平4-299752
-
特開平4-211880
-
特開昭61-127056
-
特開平2-230481
-
特開昭60-019268
-
特開平1-159893
-
特開平3-206581
-
特開平4-299752
-
特開平4-211880
全件表示
前のページに戻る