特許
J-GLOBAL ID:200903030036855810

LSI、LSIパッケージ、端子位置決定方法及びその装置

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-359247
公開番号(公開出願番号):特開2001-177001
出願日: 1999年12月17日
公開日(公表日): 2001年06月29日
要約:
【要約】【課題】 エリアアレイ状に端子を配置したLSIとLSIパッケージおよび端子位置決定方法とその装置に関して、端子の引き出し配線を容易にし、サイズを大きくすることなく、端子数を確保するための技術を提供することを目的とする。【解決手段】 LSIパッケージ101が実装される基板における配線幅とクリアランス値に基づいて端子位置を決定するLSIパッケージで、端子の配置間隔が異なることによりサイズを大きくすることなく必要な端子数を確保したLSIパッケージが得られる。
請求項(抜粋):
エリアアレイ状に配置した端子を具備し、前記端子の配置間隔が異なることを特徴とするLSIパッケージ。

前のページに戻る