特許
J-GLOBAL ID:200903030200438800

同期型半導体記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-005608
公開番号(公開出願番号):特開2002-208279
出願日: 2001年01月12日
公開日(公表日): 2002年07月26日
要約:
【要約】【課題】バーストリード動作中にライト動作が入る際またはバーストライト動作中にリード動作が入る際に、ライト時またはリード時のサイクルタイムの向上を図ることを特徴とする。【解決手段】リード/ライトデータバスには、書込みドライバ24内のデータバス駆動回路31と、DQバッファ14内のデータバス駆動回路32とが接続される。データバス駆動回路31は、データライト時に、書込みデータに基づいて上記データバスを駆動し、データバス駆動回路32は、データリード時に、読出しデータに基づいて上記データバスを駆動する。データバス駆動回路31の動作は、書込みドライバコントローラ51から出力される書込みドライバ活性化信号によって制御され、さらにこの書込みドライバ活性化信号は、ライト動作活性化信号とカラム基本パルス信号に基づいて活性化及び非活性化制御が行われる。
請求項(抜粋):
それぞれ異なる制御回路によって動作が制御される2種類以上のデータバス駆動回路と、上記2種類以上のデータバス駆動回路が接続されるデータバスとを有し、上記2種類以上のデータバス駆動回路のうちあるデータバス駆動回路による上記データバスの駆動から上記とは異なる別のデータバス駆動回路による上記データバスの駆動への切り替え動作が、カラム基本パルス信号に同期して行われることを特徴とする同期型半導体記憶装置。
IPC (2件):
G11C 11/409 ,  G11C 11/407
FI (2件):
G11C 11/34 354 H ,  G11C 11/34 362 S
Fターム (8件):
5B024AA03 ,  5B024AA15 ,  5B024BA07 ,  5B024BA21 ,  5B024BA25 ,  5B024BA29 ,  5B024CA07 ,  5B024CA09

前のページに戻る