特許
J-GLOBAL ID:200903030491625289

基準電圧発生回路

発明者:
出願人/特許権者:
代理人 (1件): 宮井 暎夫
公報種別:公開公報
出願番号(国際出願番号):特願平9-313260
公開番号(公開出願番号):特開平11-143563
出願日: 1997年11月14日
公開日(公表日): 1999年05月28日
要約:
【要約】【課題】低電圧の入力条件下で安定に動作することができる基準電圧発生回路を提供する。【解決手段】バンドギャップ電圧を発生するためのダイオード対R9、R10、第1の抵抗R9、第2の抵抗10を有するバンドギャップ電圧発生回路Aと、バンドギャプ電圧を電流に変換する差動構成された第1のMOSトランジスタ対M1、M2と、その電流を比較するカレントミラーを構成する第2MOSトランジスタ対M3、M4と、このカレントミラーの出力に発生する電圧により駆動されてダイオード対R9、R10にそれぞれ電流を帰還する第3のMOSトランジスタ対M5、M6とを備えている。
請求項(抜粋):
バンドギャップ電圧を発生するためのダイオード対を有しこのダイオード対の電圧差を電流に変換する第1の抵抗を有し前記ダイオード対のそれぞれの電流を電圧変換する第2の抵抗を有するバンドギャップ電圧発生回路と、このバンドギャップ電圧発生回路の前記ダイオード対により発生されたそれぞれの前記バンドギャプ電圧を電流に変換する差動構成された第1のMOSトランジスタ対と、この第1のMOSトランジスタ対で発生した電流を比較するカレントミラーを構成する第2MOSトランジスタ対と、このカレントミラーの出力に発生する電圧により駆動されて前記ダイオード対にそれぞれ電流を帰還する第3のMOSトランジスタ対とを備えた基準電圧発生回路。

前のページに戻る