特許
J-GLOBAL ID:200903030588528288

AD変換回路及び半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和 (外7名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-388287
公開番号(公開出願番号):特開2003-188729
出願日: 2001年12月20日
公開日(公表日): 2003年07月04日
要約:
【要約】【課題】 簡単な構造で、1/f雑音を低下させることが可能で、しかも低消費電力のAD変換回路を提供する【解決手段】 初段の第1積分回路41と、この第1積分回路41の出力側に接続された第2段の第2積分回路42と、この第2積分回路42の出力側に接続された量子化器(2値比較器)43と、この量子化器(2値比較器)43の出力側に接続された遅延器45と、量子化器(2値比較器)43の出力を第1積分回路41にフィードバックするループに挿入された遅延器45から構成される。ここで、量子化器(2値比較器)43の出力は遅延器を経ず、直接第2積分回路42にフィードバックされ、遅延器45を経て、第1積分回路41にフィードバックされる。第2積分回路42の出力を第1積分回路41にローカルフィードバックを施すことにより共振器を実現し、ハイパス特性を実現している。
請求項(抜粋):
チョッピングと初段のサンプリングを同時に行う入力側チョッパーと、該入力側チョッパーの出力に接続された量子化雑音の分布を形成するノイズシェーピング回路と、該ノイズシェーピング回路の出力に接続され、前記入力側チョッパーと同一周波数でチョッピングする入力側チョッパーとを備えることを特徴とするAD変換回路。
IPC (2件):
H03M 3/02 ,  H03M 1/08
FI (2件):
H03M 3/02 ,  H03M 1/08 A
Fターム (13件):
5J022AA12 ,  5J022BA02 ,  5J022BA06 ,  5J022CA07 ,  5J022CA10 ,  5J022CB06 ,  5J022CE04 ,  5J064AA04 ,  5J064BA03 ,  5J064BB07 ,  5J064BC08 ,  5J064BC10 ,  5J064BC11

前のページに戻る