特許
J-GLOBAL ID:200903030676281403

画像処理装置、画像処理方法及び記録媒体

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願平11-034129
公開番号(公開出願番号):特開2000-236443
出願日: 1999年02月12日
公開日(公表日): 2000年08月29日
要約:
【要約】【課題】より一層少ないデータに基づいて、擬似中間調処理を行うことが可能な画像処理装置を提供すること。【解決手段】MPUは、電源起動時にROMに記憶されているアドレスに対する閾値と、m(列数),n(行数)と、オフセットXとをディザRAM22aに書き込む。そして、m進カウンタ31は、画像入力クロック信号CLKと開始アドレスSADDとに基づいて、アドレスADDBを出力する。続いて、加算器32は、そのアドレスADDBとアドレスオフセットADDOSとに基づいて、オフセット後のアドレスADDAを出力する。次に、ディザRAM22aは、そのオフセット後のアドレスADDAにも基づいて、アドレスに対応する閾値を出力する。そして、比較器33は、その閾値と読取部で読み取った多値の画データとに基づいて、2値データを出力する。従って、より一層少ないデータに基づいて、ディザ処理を行うことができる。
請求項(抜粋):
閾値マトリクスを用いて擬似中間調処理を行う画像処理装置において、k個の閾値を有する2次元からなる基本パターンに基づいて構成されるm列n行の閾値マトリクス、及びそのm列n行の閾値マトリクスが周期的にずれるオフセットを記憶する記憶手段と、その記憶手段に基づいて順次閾値を読み出して擬似中間調処理を行う制御手段とを備えた画像処理装置。
IPC (3件):
H04N 1/405 ,  B41J 5/30 ,  G06T 5/00
FI (3件):
H04N 1/40 B ,  B41J 5/30 Z ,  G06F 15/68 320 A
Fターム (30件):
2C087AA03 ,  2C087AA09 ,  2C087AA16 ,  2C087AB01 ,  2C087BA07 ,  2C087BA12 ,  2C087BB10 ,  2C087BD05 ,  2C087BD14 ,  2C087BD53 ,  5B057BA30 ,  5B057CA08 ,  5B057CA12 ,  5B057CA16 ,  5B057CB07 ,  5B057CB12 ,  5B057CB16 ,  5B057CC02 ,  5B057CE13 ,  5B057CH07 ,  5B057CH11 ,  5B057CH18 ,  5C077LL03 ,  5C077LL17 ,  5C077NN08 ,  5C077NP05 ,  5C077PP68 ,  5C077PQ17 ,  5C077PQ22 ,  5C077TT06

前のページに戻る