特許
J-GLOBAL ID:200903030692754451

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平6-319786
公開番号(公開出願番号):特開平8-181616
出願日: 1994年12月22日
公開日(公表日): 1996年07月12日
要約:
【要約】 (修正有)【目的】ラダー抵抗の各単位抵抗値を調整することなく、オフセット精度、フルスケール精度、絶対精度及び非直線性誤差を向上させたD/A変換器を提供する。【構成】D/A変換器1の出力電圧ライン8に精度トリミング抵抗部9を接続しており、出力される値の誤差に応じて抵抗値を選択し、精度トリミングできる。精度トリミング抵抗部9の抵抗値の選択は、個々のD/A変換コード13に応じて抵抗選択信号12を出力する精度トリミング用記憶装置11によって行われる。D/A変換後の出力について精度トリミングを行うので、D/A変換器のラダー抵抗の各単位抵抗値に関係なく、全ビットでの精度トリミングが可能となる。
請求項(抜粋):
一端が電源電極AVcc、他端が接地電極AVssにそれぞれ接続され、すべて値の等しい抵抗が2のn乗個直列に接続された抵抗群と、これらの抵抗と抵抗との接続点にすべて並列に接続され、その内の一つをON状態とすることによって、その接続点での電圧のアナログ信号を外部へ出力可能とする抵抗選択スイッチ群と、デジタル信号を入力することにより、D/A変換用抵抗選択信号を出力するデコーダとから構成されるD/A変換器を搭載した半導体集積回路において、前記D/A変換器の出力電圧ライン部に、出力電圧を変化させることによって精度トリミングを行う精度トリミング手段を配置したことを特徴とする半導体集積回路。
IPC (5件):
H03M 1/76 ,  H01L 27/04 ,  H01L 21/822 ,  H03M 1/10 ,  H03M 1/66

前のページに戻る