特許
J-GLOBAL ID:200903030829290342

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 田澤 博昭 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-040747
公開番号(公開出願番号):特開2002-245023
出願日: 2001年02月16日
公開日(公表日): 2002年08月30日
要約:
【要約】【課題】 データ用EEPROMやプログラム用EEPROM等の書き換え可能な不揮発性メモリに書かれている金額データやプログラムが改ざんされる恐れがあるといった課題があった。【解決手段】 データ用EEPROMとプログラム用EEPROMを有し、その指定された領域には所定のロックコードが書かれており、データ用EEPROMと接続し、当該ロックコードを読み出しこれをデコードするロックコードデコード回路と、この出力により外部からシリアル入力したモードビットに所定の演算処理を行うロジック回路と、この出力を受けて演算処理されたモードビットをデコードしその結果を機能ブロックに送出するモードビットデコード回路とを備えたマイクロコンピュータを提供する。
請求項(抜粋):
メモリ、中央演算装置および周辺ブロックを含む機能ブロックを内蔵したマイクロコンピュータにおいて、上記メモリは書き換え可能な不揮発性メモリを有し、その指定された領域にはロックコードが書かれており、上記不揮発性メモリと接続し、当該ロックコードを読み出しこれをデコードする第1のデコード回路と、この第1のデコード回路からの出力により外部入力したモードビットに所定の演算処理を行うロジック回路と、このロジック回路の出力を受けて演算処理されたモードビットをデコードしその結果を上記機能ブロックに送出する第2のデコード回路とを備えたことを特徴とするマイクロコンピュータ。
IPC (4件):
G06F 15/78 510 ,  G06F 15/78 ,  G06F 12/14 310 ,  G11C 16/02
FI (4件):
G06F 15/78 510 A ,  G06F 15/78 510 G ,  G06F 12/14 310 Z ,  G11C 17/00 601 P
Fターム (9件):
5B017AA08 ,  5B017BB03 ,  5B017CA12 ,  5B017CA13 ,  5B025AD14 ,  5B025AE10 ,  5B062CC02 ,  5B062DD02 ,  5B062JJ10

前のページに戻る