特許
J-GLOBAL ID:200903031133263460

液晶表示パネル駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-137059
公開番号(公開出願番号):特開平6-348232
出願日: 1993年06月08日
公開日(公表日): 1994年12月22日
要約:
【要約】【目的】サンプリングパルスそれぞれの遅延量の差に起因する画像の忠実度の低下及び画質の劣化を防止する。【構成】サンプリングパルスSP1〜SPnそれぞれとクロック信号CKの対応パルスとのAND処理を行う複数のANDゲート31を含み、上記サンプリングパルスそれぞれをクロック信号CKの対応パルスに同期させてサンプリング・出力部2に供給する同期回路3をサンプリング・出力部2に近接して設ける。
請求項(抜粋):
基板上の所定の位置に設けられクロック信号に同期してサンプリングパルスを順次所定の数だけ発生するサンプリングパルス発生部と、前記基板上の所定の位置に設けられ前記サンプリングパルスそれぞれに応答して伝達された画像信号をサンプリングしそのサンプリング画像信号を液晶表示パネルに供給するサンプリング・出力部とを有する液晶表示パネル駆動回路において、前記サンプリング・出力部に近接して前記サンプリングパルスそれぞれを前記クロック信号の対応パルスに同期させる同期回路を設けたことを特徴とする液晶表示パネル駆動回路。
IPC (2件):
G09G 3/36 ,  G02F 1/133 550

前のページに戻る