特許
J-GLOBAL ID:200903031476139927
表示装置
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
秋田 収喜
公報種別:公開公報
出願番号(国際出願番号):特願2001-363915
公開番号(公開出願番号):特開2003-168570
出願日: 2001年11月29日
公開日(公表日): 2003年06月13日
要約:
【要約】【課題】 駆動薄膜トランジスタの特性のバラツキに起因する、複数の画素間での表示ばらつきを低減し、ムラのない均一な表示を得ることが可能な自発光型表示装置を提供する。【解決手段】 電流駆動型発光素子を有する複数の画素と、前記各電流駆動型発光素子に駆動電流を供給する並列に接続されたn(n≧2)個の薄膜トランジスタとを備え、前記並列に接続されたn個の薄膜トランジスタは、それぞれ異なる画素内、例えば、互いに隣接する画素内に配置される。前記互いに隣接する前記並列に接続されたn個の薄膜トランジスタの配置方向の両側の画素列の外側の少なくとも一方に、ダミーの画素領域を備える。
請求項(抜粋):
電流駆動型発光素子を有する複数の画素と、前記各電流駆動型発光素子に駆動電流を供給する並列に接続されたn(n≧2)個の薄膜トランジスタとを備え、前記並列に接続されたn個の薄膜トランジスタは、それぞれ異なる画素内に配置されることを特徴とする表示装置。
IPC (12件):
H05B 33/26
, G09F 9/30 338
, G09F 9/30 365
, G09G 3/20 621
, G09G 3/20 624
, G09G 3/20 641
, G09G 3/20 642
, G09G 3/30
, H01L 21/20
, H01L 21/336
, H01L 29/786
, H05B 33/14
FI (12件):
H05B 33/26 Z
, G09F 9/30 338
, G09F 9/30 365 Z
, G09G 3/20 621 M
, G09G 3/20 624 B
, G09G 3/20 641 D
, G09G 3/20 642 A
, G09G 3/30 J
, H01L 21/20
, H05B 33/14 A
, H01L 29/78 614
, H01L 29/78 627 G
Fターム (75件):
3K007AB11
, 3K007GA00
, 5C080AA06
, 5C080BB05
, 5C080DD05
, 5C080EE29
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ06
, 5C094AA03
, 5C094AA21
, 5C094AA22
, 5C094AA42
, 5C094BA02
, 5C094BA27
, 5C094CA19
, 5C094CA24
, 5C094CA25
, 5C094DA09
, 5C094EA01
, 5C094EA04
, 5C094FB01
, 5C094HA08
, 5C094HA10
, 5C094JA20
, 5F052AA02
, 5F052BA07
, 5F052BB07
, 5F052DA02
, 5F052DB03
, 5F052EA15
, 5F052JA01
, 5F110AA30
, 5F110BB02
, 5F110BB04
, 5F110CC02
, 5F110DD02
, 5F110DD07
, 5F110DD13
, 5F110DD14
, 5F110DD17
, 5F110EE04
, 5F110EE28
, 5F110EE44
, 5F110FF02
, 5F110FF30
, 5F110GG02
, 5F110GG13
, 5F110GG28
, 5F110GG29
, 5F110GG32
, 5F110GG45
, 5F110GG52
, 5F110HJ01
, 5F110HJ13
, 5F110HJ23
, 5F110HL03
, 5F110HL04
, 5F110HL06
, 5F110HL12
, 5F110HL23
, 5F110HM15
, 5F110NN03
, 5F110NN04
, 5F110NN23
, 5F110NN24
, 5F110NN27
, 5F110NN71
, 5F110NN73
, 5F110NN77
, 5F110PP04
, 5F110PP05
, 5F110PP06
, 5F110PP35
引用特許:
前のページに戻る