特許
J-GLOBAL ID:200903031490108040

故障耐性マルチプロセッサシステムにおけるプロセッサの同期方法

発明者:
出願人/特許権者:
代理人 (1件): 園田 吉隆 (外1名)
公報種別:公表公報
出願番号(国際出願番号):特願2000-555165
公開番号(公開出願番号):特表2002-518740
出願日: 1999年06月18日
公開日(公表日): 2002年06月25日
要約:
【要約】同じ処理を同期して行う複数のプロセッサを有する故障耐性を有するシステムの第1のプロセッサ(10)と第2のプロセッサ(20)を同期させるための方法とシステム。本発明は、プロセッサ相互をバンド幅の小さい伝送チャネル(16)によって接続した連結のゆるいプロセッサからなるシステムに対しても容易に適用することができる。
請求項(抜粋):
第1のプロセッサと第2のプロセッサとを同期させる方法であって、 a)通常の処理モードにおいて該第2のプロセッサから該第1のプロセッサに情報をコピーし; b)ステップa)および連続したステップc)を通じて、該第2のプロセッサに前記情報の変更を登録し; c)通常の処理モードにおいて該第2のプロセッサから該第1のプロセッサに、前記登録された情報の複数の変更をコピーすることを含む方法。
IPC (2件):
G06F 11/18 310 ,  G06F 15/177 678
FI (2件):
G06F 11/18 310 F ,  G06F 15/177 678 C
Fターム (4件):
5B034AA01 ,  5B034DD06 ,  5B045CC00 ,  5B045JJ42

前のページに戻る