特許
J-GLOBAL ID:200903031625024747

プロセッシングシステム

発明者:
出願人/特許権者:
代理人 (1件): 澤田 俊夫
公報種別:公開公報
出願番号(国際出願番号):特願2002-151848
公開番号(公開出願番号):特開2003-067350
出願日: 1999年08月30日
公開日(公表日): 2003年03月07日
要約:
【要約】【課題】 複数のプロセッサエレメントの間で高速な通信を行う。【解決手段】 プロセッシングエレメント301〜304のマイクロプロセッサ305のアドレス空間はメモリマップトI/O方式を採用し、主メモリのアドレス空間とI/Oアドレス空間とを統一して扱う。アドレス空間は主メモリアドレス空間401およびI/Oアドレス空間402からなり、I/Oアドレス空間402にブロードキャスト領域403、第1ローカルポート領域404、第2ローカルポート領域405、第3ローカルポート領域406、第4ローカルポート領域407、リモートポートウインドウ領域408および他のI/O装置領域409が割り当てられている。リモートポートウインドウ領域408は外部システムからデータを受け取るためのものである。
請求項(抜粋):
複数のプロセッシングエレメントと、上記複数のプロセッシングエレメントの各々のメモリマップトI/O方式のアドレス空間のI/Oアドレス領域に、メモリ空間が割り当てられた外部メモリとを有することを特徴とするプロセッシングシステム。
IPC (5件):
G06F 15/167 ,  G06F 12/06 515 ,  G06F 12/06 530 ,  G06F 13/14 320 ,  G06F 15/173
FI (5件):
G06F 15/167 A ,  G06F 12/06 515 M ,  G06F 12/06 530 A ,  G06F 13/14 320 J ,  G06F 15/173 Z
Fターム (9件):
5B014FB04 ,  5B014GA43 ,  5B014HB02 ,  5B014HB28 ,  5B045BB32 ,  5B045GG01 ,  5B060CA12 ,  5B060KA02 ,  5B060KA06
引用特許:
審査官引用 (12件)
  • 特開平2-166535
  • アドレス変換回路及びマルチプロセッサシステム
    公報種別:公開公報   出願番号:特願平8-270567   出願人:株式会社日立製作所, 日立プロセスコンピュータエンジニアリング株式会社
  • 特開昭55-103664
全件表示

前のページに戻る