特許
J-GLOBAL ID:200903032082181886

多入出力低損失ボルテージレギュレータ

発明者:
出願人/特許権者:
代理人 (1件): 西田 新
公報種別:公開公報
出願番号(国際出願番号):特願平4-140254
公開番号(公開出願番号):特開平5-335469
出願日: 1992年06月01日
公開日(公表日): 1993年12月17日
要約:
【要約】【目的】同一リードフレームに複数組のPNP形トランジスタチップと出力制御用ICチップとを搭載して多入出力に構成できる低損失ボルテージレギュレータを提供する。【構成】各々1個づつのPNP形トランジスタチップとこれのベース電流を制御する出力制御用ICチップとの組み合わせを複数組備える。その複数個のうちの単一のPNP形トランジスタチップのみを単一のリードフレームの放熱フィン部兼電圧出力部となるチップ搭載部に電気的接続状態に搭載する。その他の各PNP形トランジスタチップを、個々の金属シートに接着した状態で絶縁ペーストを介在して電気的絶縁状態とすることによりチップ搭載部に取着できるようにし、且つ各金属シートおよび金属ワイヤを介して対応する各出力用リード端子に個々に導出する。従って、単一のリードフレームで多入出力構成にできる。チップ搭載部の面積が大きくなるので、放熱効果が向上する。
請求項(抜粋):
各々1個づつのPNP形トランジスタチップとこれのベース電流を制御する出力制御用ICチップとの組み合わせを複数組備え、単一の前記PNP形トランジスタチップを、単一のリードフレームにおける電圧出力部となるチップ搭載部に電気的接続状態に搭載し、その他の前記各PNP形トランジスタチップをそれぞれ個別の金属シートの一面に電気的接続状態に接着するとともに、該各金属シートの他面を前記チップ搭載部に絶縁ペーストを介在して取着し、前記各出力用制御用ICチップを、各々対応する前記各PNP形トランジスタチップに近接して前記チップ搭載部に絶縁ペーストにより搭載し、組をなす前記PNP形トランジスタチップと出力制御用ICチップ相互間および該各チップと各々対応するリード端子間を金属ワイヤでそれぞれ接続し、且つ前記各金属シートを、各々対応する出力用リード端子に金属ワイヤで接続したことを特徴とする多入出力低損失ボルテージレギュレータ。
IPC (3件):
H01L 23/50 ,  H01L 25/04 ,  H01L 25/18

前のページに戻る