特許
J-GLOBAL ID:200903032171682686

画像処理装置

発明者:
出願人/特許権者:
代理人 (1件): 武 顕次郎 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-367790
公開番号(公開出願番号):特開2000-196868
出願日: 1998年12月24日
公開日(公表日): 2000年07月14日
要約:
【要約】【課題】 倍率制御データを格納するメモリの空間を複数に設定することができる画像処理装置を提供する。【解決手段】 入力されたデジタル画像信号をラインメモリ2365,2366で速度変換し、メモリ2367に倍率変換制御データを格納しておき、倍率の指定に応じて前記データを読み出し、リサンプリングするデータを補正して倍率を変換する画像処理装置において、前記倍率変換制御データを格納するメモリ2367のメモリ空間を複数設定する。その際、前記メモリ空間を固定領域と変動領域の2つの領域に分ける。
請求項(抜粋):
入力されたデジタル画像信号をラインメモリで速度変換し、メモリに倍率変換制御データを格納しておき、倍率の指定に応じて前記データを読み出し、リサンプリングするデータを補正して倍率を変換する画像処理装置において、前記倍率変換制御データを格納するメモリのメモリ空間を複数設定したことを特徴とする画像処理装置。
IPC (2件):
H04N 1/393 ,  G06T 3/40
FI (2件):
H04N 1/393 ,  G06F 15/66 355 F
Fターム (22件):
5B057AA11 ,  5B057BA02 ,  5B057BA19 ,  5B057BA24 ,  5B057CA16 ,  5B057CB16 ,  5B057CC01 ,  5B057CC03 ,  5B057CD05 ,  5B057CH11 ,  5B057CH18 ,  5B057DA08 ,  5C076AA02 ,  5C076AA18 ,  5C076AA19 ,  5C076AA21 ,  5C076AA22 ,  5C076AA36 ,  5C076BA02 ,  5C076BA03 ,  5C076BA04 ,  5C076CB01

前のページに戻る