特許
J-GLOBAL ID:200903032418489450

増幅回路

発明者:
出願人/特許権者:
代理人 (1件): 前田 弘 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-121780
公開番号(公開出願番号):特開平5-315550
出願日: 1992年05月14日
公開日(公表日): 1993年11月26日
要約:
【要約】【目的】 高周波用増幅回路の構成素子数を低減し、特にMMIC化においてそのチップサイズを飛躍的に小さくする。【構成】 エミッタ接地された前段のバイポーラトランジスタ11のコレクタ端子と、同じくエミッタ接地された後段のバイポーラトランジスタ12のベース端子との間を、DCブロックのためのキャパシタンスを介在させずに直流的に直接接続する。前段の出力バイアス端子と後段の入力バイアス端子とを、段間バイアス端子16として共通化する。両トランジスタのうちの少なくとも後段トランジスタ12として、エミッタの材料をAlGaAs、ベースおよびコレクタの材料をGaAsとしたヘテロ接合バイポーラトランジスタを用いる。
請求項(抜粋):
エミッタ接地された前段のバイポーラトランジスタと、エミッタ接地された後段のバイポーラトランジスタとを備え、前記後段のバイポーラトランジスタのベース端子は、前記前段のバイポーラトランジスタのコレクタ端子に直流回路上直接結線されたことを特徴とする増幅回路。
IPC (3件):
H01L 27/06 ,  H03F 3/195 ,  H03F 3/60
引用特許:
審査官引用 (1件)
  • 特開平4-021203

前のページに戻る