特許
J-GLOBAL ID:200903032510918651
高速ダウンリンクパケット接続システムにおけるタイマーを利用した交錯状況回避システム及び方法
発明者:
,
,
出願人/特許権者:
代理人 (1件):
山本 秀策 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2003-000735
公開番号(公開出願番号):特開2003-283596
出願日: 2003年01月06日
公開日(公表日): 2003年10月03日
要約:
【要約】【課題】 移動通信システムにおける通信の質を向上し得るシステム及びその方法を提供し、使用者端末における交錯状況を防止してシステムの送信効率を向上させる。また、再整理バッファーで交錯状況を防止すると同時に、正確に受信されてバッファーに格納された各データブロックが遺失されることを防止し得るシステム及びその方法を提供する。【解決手段】 通信システムの受信機におけるパケットデータ処理方法は、シーケンスナンバーを有するデータブロックを受信する工程と、再整理バッファーに前記データブロックを格納する工程と、先行シーケンスナンバーのデータブロックが遺失され、前記タイマーが非活性であると、前記再整理バッファーのためのタイマーを稼動する工程と、を順次行って通信システムの受信機におけるパケットデータを処理する。
請求項(抜粋):
シーケンスナンバーを有するデータブロックを受信する工程と、再整理バッファーに前記データブロックを格納する工程と、先行シーケンスナンバーのデータブロックが遺失され、前記タイマーが非活性であると、前記再整理バッファーのためのタイマーを稼動する工程と、を順次行うことを特徴とする通信システムの受信機におけるパケットデータ処理方法。
Fターム (5件):
5K035AA02
, 5K035BB01
, 5K035DD01
, 5K035EE23
, 5K035JJ06
引用文献:
審査官引用 (1件)
-
3GPP TSG-RAN WG2 meeting#25,R2-012537
前のページに戻る