特許
J-GLOBAL ID:200903032634681188

プログラマブル論理集積回路

発明者:
出願人/特許権者:
代理人 (1件): 深見 久郎 (外5名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-083870
公開番号(公開出願番号):特開2000-315731
出願日: 2000年03月24日
公開日(公表日): 2000年11月14日
要約:
【要約】【課題】 異なったLVTTL I/O規格に対して互換性を持つように集積回路の各I/Oを個別に再構成する回路を提供する。【解決手段】 上述課題は1つのI/O電源D電圧のみを用いて達成でき、この電圧は特定の用途に要求されるI/O電圧のうち最も高いものである。回路はI/Oセルの出力電圧を、適合されるべきLVTTL規格のVOHよりも高く最高VIHよりも低くなるように調節することによって動作する。各I/Oセルは別個に再構成可能であるため、任意のI/Oを任意のLVTTL仕様に適合させることができる。
請求項(抜粋):
プログラマブル論理集積回路であって、電源電圧および第1の再構成可能基準電圧に結合された複数の第1のI/O回路と、前記電源電圧および第2の再構成可能基準電圧に結合された複数の第2のI/O回路とを含み、前記第1の再構成可能基準電圧は前記第2の再構成可能基準電圧とは異なり、前記複数の第1のI/O回路は、前記第1の再構成可能基準電圧に基づく第1のI/O規格と互換性があり、前記複数の第2のI/O回路は、前記第2の再構成可能基準電圧に基づく第2のI/O電圧規格と互換性がある、集積回路。
IPC (5件):
H01L 21/82 ,  H01L 27/04 ,  H01L 21/822 ,  H03K 19/0175 ,  H03K 19/173 101
FI (6件):
H01L 21/82 A ,  H03K 19/173 101 ,  H01L 21/82 P ,  H01L 27/04 F ,  H03K 19/00 101 F ,  H03K 19/00 101 S

前のページに戻る