特許
J-GLOBAL ID:200903032841430748

抵抗回路ブロック及び基準電流発生器

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平5-248744
公開番号(公開出願番号):特開平6-222849
出願日: 1993年09月09日
公開日(公表日): 1994年08月12日
要約:
【要約】【目的】 精度選択及びその確認の可能な集積化基準電流発生器の提供。【構成】FETスイッチの制御することにより3種の回路状態が得られる。図8は静電保護抵抗器R3,R4を介して外部電流設定抵抗器REXTを電流設定抵抗とし、FET28にVREF/REXTの電流を与える、さらに内部抵抗によりFET28の電流設定するモード、内部抵抗を外部より確認するモードをとれる。
請求項(抜粋):
電圧制御電流源からの電流が供給される電流ノード(44)と、前記電圧制御電流源に電圧フィードバックを供給する電圧検出ノード(48)と、外部電流設定抵抗器(REXT)への結合を行うための外部接続パッド(12)と、前記電流ノードと前記外部接続パッドとの間に結合された第1の静電気放電保護抵抗器(R3)と、前記電圧検出ノードと前記の外部接続パッドとの間に結合された第2の静電気放電保護抵抗器(R4)とからなる集積回路基準電流発生器に用いる抵抗回路ブロック(70)。
IPC (3件):
G05F 1/56 310 ,  H02J 1/04 ,  H03G 3/02
引用特許:
審査官引用 (2件)
  • 特開平4-130506
  • 特開昭59-066725

前のページに戻る