特許
J-GLOBAL ID:200903032979781223

位相変換器

発明者:
出願人/特許権者:
代理人 (1件): 平田 忠雄
公報種別:公開公報
出願番号(国際出願番号):特願2000-110648
公開番号(公開出願番号):特開2001-298498
出願日: 2000年04月12日
公開日(公表日): 2001年10月26日
要約:
【要約】【課題】 安定に動作し、高速性及び応答性に優れ、構成が簡単で設計が容易な位相変換器を提供する。【解決手段】 入力信号が入力される入力層11には複数の遅延ユニットを備えた入力層ディレィ部12が結合され、入力層11と入力層ディレィ部12には結合重み19により中間層13が結合され、この中間層13には結合重み20により出力層14が結合され、この出力層14には第1及び第2の教師データを付与する教師層23が結合されている。入力段には、中間層13及び出力層14の出力がフィードバックされるフィードバック部17,18が設けられ、各フィードバック部には、或る時間幅の信号を取り込む複数の遅延ユニットを持つ中間層用及び出力層用のフィードバックディレィ部21,22が結合されている。
請求項(抜粋):
入力信号が入力される1つのユニットを備えた入力層と、前記入力層からの或る時間幅の信号を取り込む複数の遅延ユニットを備えた入力層ディレィ部と、内蔵の複数のユニットのそれぞれが前記入力層及び前記入力層ディレィ部の各ユニットに所定の重み付けをもって結合された中間層と、前記中間層の出力がフィードバックされる複数のユニットを備え、該複数のユニットのそれぞれが前記中間層のそれぞれのユニットに所定の重みをもって結合される中間層フィードバック部と、前記中間層フィードバック部からの或る時間幅の信号を取り込む複数の遅延ユニットのそれぞれが前記中間層のそれぞれのユニットに所定の重みをもって結合される中間層フィードバックディレィ部と、複数のユニットを備え、それぞれが前記中間層のそれぞれのユニットに所定の重み付けをもって結合されると共に第1の出力信号と前記第1の出力信号に対してπ/2移相された第2の出力信号を出力する出力層と、前記出力層の出力がフィードバックされる複数のユニットを備え、該複数のユニットのそれぞれが前記中間層のそれぞれのユニットと所定の重みをもって結合される出力層フィードバック部と、前記出力層フィードバック部からの或る時間幅の信号を取り込む複数の遅延ユニットのそれぞれが前記中間層のそれぞれのユニットと所定の重みをもって結合される出力層フィードバックディレィ部と、前記出力層に教師データとして学習データと同一の周波数又は位相の第1の教師データと前記第1の教師データに対してπ/2移相された周波数又は位相の第2の教師データを付与して学習を行わせる教師層とを備えたニューラルネットワーク構造による位相変換器。
IPC (6件):
H04L 27/22 ,  G05B 13/02 ,  G05F 1/00 ,  H03H 17/08 ,  H04L 27/06 ,  H04L 27/148
FI (7件):
G05B 13/02 S ,  G05B 13/02 L ,  G05F 1/00 C ,  H03H 17/08 C ,  H04L 27/06 A ,  H04L 27/22 C ,  H04L 27/14 G
Fターム (26件):
5H004GA05 ,  5H004KA32 ,  5H004KB21 ,  5H004KD46 ,  5H004MA11 ,  5H004MA41 ,  5H410BB10 ,  5H410CC03 ,  5H410DD03 ,  5H410EB38 ,  5K004AA03 ,  5K004AA04 ,  5K004AA05 ,  5K004DF02 ,  5K004EA03 ,  5K004ED04 ,  5K004FA05 ,  5K004FH01 ,  5K004FH09 ,  5K004FJ14 ,  5K004FK13 ,  5K004FK15 ,  9A001BB06 ,  9A001CC02 ,  9A001HH01 ,  9A001HH06

前のページに戻る