特許
J-GLOBAL ID:200903033175161768
基準電圧生成回路
発明者:
出願人/特許権者:
代理人 (1件):
朝日奈 宗太 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-073805
公開番号(公開出願番号):特開平10-268253
出願日: 1997年03月26日
公開日(公表日): 1998年10月09日
要約:
【要約】【課題】 DCレベルの微調整が可能であり、かつ、ソースドライバ回路の入力インピーダンスの変化の影響を考慮することなく抵抗の設定を容易に行うことができる基準電圧生成回路を提供する。【解決手段】 液晶表示装置を駆動するために設けられるソースドライバ回路への基準電圧を発生する基準電圧生成回路であって、2つのオペアンプたる第1のオペアンプ3aおよび第2のオペアンプ3bと、該2つのオペアンプの入力端子にそれぞれ設けられたオフセット調整用の可変抵抗たる第1の可変抵抗5aおよび第2の可変抵抗5bと、前記2つのオペアンプの入力端子間に接続された複数の抵抗たる第1の抵抗11、第2の抵抗12......第n-2の抵抗i-2および第n-1の抵抗i-1とからなる。
請求項(抜粋):
液晶表示装置を駆動するために設けられるソースドライバ回路への基準電圧を発生する基準電圧生成回路であって、2つのオペアンプと、該2つのオペアンプの入力端子にそれぞれ設けられたオフセット調整用の可変抵抗と、前記2つのオペアンプの入力端子間に接続された複数の抵抗とからなる基準電圧生成回路。
IPC (4件):
G02F 1/133 520
, G05F 1/10
, G09G 3/18
, H04N 5/66 102
FI (4件):
G02F 1/133 520
, G05F 1/10 N
, G09G 3/18
, H04N 5/66 102 B
前のページに戻る