特許
J-GLOBAL ID:200903033421690660

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平4-334112
公開番号(公開出願番号):特開平6-187238
出願日: 1992年12月15日
公開日(公表日): 1994年07月08日
要約:
【要約】【目的】本発明は、キャッシュメモリに必要とするデータが存在しない場合に行われる主記憶へのアクセスを高速化することを目的とする。【構成】キャッシュメモリ20に必要とするデータが存在している場合にも、キャッシュメモリ20に対してデータのアクセスを行うと共に、主記憶30をアクセスするためのアドレスを計算して、計算されたアドレスの一部または全体を必要に応じて主記憶30に対して与えておく。
請求項(抜粋):
少なくとも、中央処理装置、主記憶およびキャッシュメモリから構成される記憶装置、およびこの記憶装置を制御するための制御回路から構成され、中央処理装置またはその他の装置から記憶装置へデータのアクセスを行う際に、キャッシュメモリ内に必要とするデータが存在している場合にも、キャッシュメモリ内のデータに対してアクセスを行うと共に、主記憶アクセスに必要なアドレスを計算し、必要に応じてこのアドレスの一部または全体を主記憶または記憶装置の制御回路に対して与えておくことにより、キャッシュメモリ内に必要とするデータが存在しない場合に実行される主記憶へのアクセスを高速化したことを特徴とする情報処理装置。
IPC (2件):
G06F 12/08 ,  G06F 12/12

前のページに戻る