特許
J-GLOBAL ID:200903033543783758

位相同期ループシンセサイザ

発明者:
出願人/特許権者:
代理人 (1件): 吉田 研二 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-081926
公開番号(公開出願番号):特開平7-297712
出願日: 1994年04月20日
公開日(公表日): 1995年11月10日
要約:
【要約】【目的】 PLL周波数シンセサイザにおいて、消費電流が少なく、かつ、高速で周波数切替を行う。【構成】 可変発振回路1と位相比較器2と低域ろ波回路3と電圧制御発振器4と可変分周器7とを有するPLL周波数シンセサイザにおいて、ループのリファレンス周波数である可変発振回路1の出力とループの分周数である可変分周器7の分周数をデータ設定回路8によりループの周波数切替時に同時に切り替える。周波数設定時には分周数を大きくし、一定時間経過後に小さくする。
請求項(抜粋):
入力データにより周波数が可変なリファレンス信号を発生する可変発振手段と、入力電圧に対応した周波数を出力する電圧制御発振手段と、前記電圧制御発振手段からの出力を分周する可変分周手段と、前記可変発振手段からのリファレンス信号及び前記可変分周手段からの信号を位相比較する位相比較手段と、前記位相比較手段からの信号を前記電圧制御発振手段に出力する低域ろ波手段と、前記可変発振手段での周波数及び前記可変分周手段での分周比を所定タイミングで同時に切り替える切替手段と、を有することを特徴とする位相同期ループシンセサイザ。

前のページに戻る