特許
J-GLOBAL ID:200903033658166973

MOS駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 青山 葆 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-041772
公開番号(公開出願番号):特開平8-242580
出願日: 1995年03月01日
公開日(公表日): 1996年09月17日
要約:
【要約】【目的】 スイッチングレギュレータに設けられ、駆動すべきMOS型電界効果トランジスタMOS2との間の抵抗を省略できる上、MOS2の製造バラツキにかかわらず立ち上がり時間tr,立ち下がり時間tfを最適化できるMOS駆動回路を提供する。【構成】 第1バイポーラトランジスタTN5,TN6と、これに接続された第2バイポーラトランジスタTP5,TP6とを備える。上記両バイポーラトランジスタのべースとグランドとの間に接続されたコンデンサC1を備える。定電流回路部の電流経路2Aには電流調節用の抵抗R3が介挿される一方、電流経路2Cにはグランド側にスイッチTN3が介挿され、かつこのスイッチTN3の電源側端子はコンデンサC1のベース側の端子に接続されている。スイッチTN3をオン、オフさせるデューティ設定部3を備える。
請求項(抜粋):
変圧器の1次側に設けられたMOS型電界効果トランジスタをスイッチングして、上記変圧器の2次側に一定の出力電圧を出力するようにしたスイッチングレギュレータに設けられ、上記出力電圧の大きさを表すフィードバック信号に基づいて上記MOS型電界効果トランジスタをオン、オフさせるMOS駆動回路であって、電源と上記MOS型電界効果トランジスタのゲートとの間に介挿された、NPN型又はPNP型のうち一方の型を持つ第1バイポーラトランジスタと、上記MOS型電界効果トランジスタのゲートとグランドとの間に介挿され、ベースが上記第1バイポーラトランジスタのべースに接続されたNPN型又はPNP型のうち他方の型を持つ第2バイポーラトランジスタと、上記両バイポーラトランジスタのべースとグランドとの間に接続されたコンデンサと、電源とグランドとの間に、電流ミラー回路を構成して互いに等しい電流を流すことができる少なくとも2系統の電流経路を含む定電流回路部とを備え、上記定電流回路部の一の電流経路には電流調節用の抵抗が介挿される一方、上記定電流回路部の別の電流経路にはグランド側にスイッチが介挿され、かつこのスイッチの上記電源側の端子は上記コンデンサのベース側の端子に接続されており、上記フィードバック信号を受けて、上記スイッチを、上記フィードバック信号が大きくなるにつれてデューティを大きくする一方、上記フィードバック信号が小さくなるにつれてデューティを小さくしてオン、オフするデューティ設定部を備えたことを特徴とするMOS駆動回路。
IPC (6件):
H02M 3/28 ,  H02M 1/08 ,  H02M 7/537 ,  H03K 17/04 ,  H03K 17/14 ,  H03K 17/567
FI (6件):
H02M 3/28 T ,  H02M 1/08 Y ,  H02M 7/537 E ,  H03K 17/04 E ,  H03K 17/14 ,  H03K 17/56 D

前のページに戻る