特許
J-GLOBAL ID:200903033778954940

シユミツト回路

発明者:
出願人/特許権者:
代理人 (1件): 山本 秀策
公報種別:公開公報
出願番号(国際出願番号):特願平3-264800
公開番号(公開出願番号):特開平5-110390
出願日: 1991年10月14日
公開日(公表日): 1993年04月30日
要約:
【要約】【構成】入力電圧Vinをゲート入力とし、ドレインが負荷抵抗6を介して電源電圧VCCの電源に接続された第1FET1のソースを、ドレイン-ゲート間が短絡された第2FET2を介して接地すると共に、インバータ回路8により反転した出力電圧Voutをゲート入力とする第3FET3を介して接地する。【効果】入力電圧Vinの上昇時に貫通電流が流れるようなことがなくなるので、この入力電圧Vinが徐々に上昇するような場合にも消費電力の増加を防止することができる。
請求項(抜粋):
ゲートに入力信号が入力され、一端が電源側に接続された第1のトランジスタ、一端及びゲートが該第1のトランジスタの他端に接続され、他端が所定電位に接続された第2のトランジスタ、及び該第1のトランジスタの他端及び該第2のトランジスタのゲートと、該所定電位との間に接続され、該第1のトランジスタの一端が所定電位の時に導通するスイッチ手段を備えているシュミット回路。

前のページに戻る