特許
J-GLOBAL ID:200903034065766121

シグマデルタアナログ/デジタル変換器

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平3-094175
公開番号(公開出願番号):特開平5-152967
出願日: 1991年04月24日
公開日(公表日): 1993年06月18日
要約:
【要約】【目的】本発明はシグマデルタ変調を用いた多重回路アナログ/デジタル変換器において量子化誤差を抑制することを特徴とする。【構成】シグマデルタA/D変換器10のシグマデルタ変換回路14はアナログ入力信号に応じてデジタルワードの第1シーケンスと量子化誤差信号を発生する。中間増幅器34はゲインファクタGで量子化誤差信号を増幅する。シグマデルタ変換回路18は増幅された量子化誤差信号に応じてデジタルワードの第2シーケンスを発生する。第1および第2シーケンスは雑音キャンセルネットワーク31、32でフィルタリングされ、フィルタリングされた第2シーケンスは除算回路38でゲインファクタGにより除算される。出力加算ノード40はフィルタリングされた第1シーケンスと除算された第2シーケンスを加算することによりデジタルワードの出力シーケンスを供給する。
請求項(抜粋):
アナログ入力信号をデジタルワードの出力シーケンスに変換するためのシグマデルタアナログ/デジタル変換器において、前記アナログ入力信号に応じてデジタルワードの第1シーケンスと量子化誤差信号を発生する第1シグマデルタ変換手段と、前記量子化誤差信号に応じてデジタルワードの第2シーケンスを発生する第2シグマデルタ変換手段と、非線形を補正するためにデジタルワードの前記第1シーケンスを調整する補正RAM手段と、前記調整された第1シーケンスをフィルタリングするデジタル雑音キャンセルネットワーク手段と、前記デジタル雑音キャンセルネットワーク手段に接続され、デジタルワードの前記出力シーケンスを供給する手段とを有することを特徴とするシグマデルタアナログ/デジタル変換器。
IPC (2件):
H03M 3/04 ,  H03M 1/08

前のページに戻る