特許
J-GLOBAL ID:200903034332971783

シリアルバス試験器

発明者:
出願人/特許権者:
代理人 (1件): 坪内 康治
公報種別:公開公報
出願番号(国際出願番号):特願2000-397967
公開番号(公開出願番号):特開2002-198976
出願日: 2000年12月27日
公開日(公表日): 2002年07月12日
要約:
【要約】【課題】 簡単な構成で長時間にわたりシリアルバスの伝送状況を監視できるシリアルバス試験器を提供する。【解決手段】 IEEE1394の高速シリアルバス1を通じて他のノード機器からパケットの伝送信号を受信したシリアルバス試験器2n の物理レイヤ回路5n は、受信データをハンドシェイク用の制御信号とともに出力し、物理レイヤ回路5n と接続されたデータ抽出回路27はパケットを構成する1バイトずつのデータを抽出するとともに、該バイトデータのパケット中のバイト位置を検出する。CRCエラー判定回路28は抽出されたバイトデータとバイト位置から、ヘッダCRCエラーの有無とデータCRCエラーの有無を判定し、ヘッダCRCエラーカウンタ29がヘッダCRCエラーの発生回数を計測し、データCRCエラーカウンタ30がデータCRCエラーの発生回数を計測する。
請求項(抜粋):
シリアルバスと接続されて、シリアルバス上を伝送された他ノード機器からのパケットの伝送信号を受信し、受信データに変換してハンドシェイク用の制御信号とともに出力する物理レイヤ回路を含むシリアルバス試験器において、物理レイヤ回路に接続されて、物理レイヤ回路から出力されるデータ列と制御信号を入力し、受信パケットを構成する所定単位ずつのデータを抽出するとともに該抽出したデータのパケット中のデータ位置を検出して出力するデータ抽出回路と、データ抽出回路から出力されたデータ及びデータ位置を入力して受信パケットの特定の状態の有無を判定する判定回路と、判定回路で受信パケットの特定の状態有りと判定された回数を計測する計測回路と、を備えたことを特徴とするシリアルバス試験器。
IPC (5件):
H04L 12/40 ,  G06F 13/00 301 ,  G06F 13/38 350 ,  H04L 12/28 ,  H04L 29/14
FI (5件):
G06F 13/00 301 T ,  G06F 13/38 350 ,  H04L 11/00 320 ,  H04L 11/00 310 A ,  H04L 13/00 315 Z
Fターム (20件):
5B077NN02 ,  5B083AA08 ,  5B083BB01 ,  5B083BB07 ,  5B083CC07 ,  5B083DD08 ,  5B083EE11 ,  5B083GG04 ,  5K032CD01 ,  5K032DA01 ,  5K032DB28 ,  5K032EA02 ,  5K032EA06 ,  5K033BA08 ,  5K033CC01 ,  5K033DA11 ,  5K033DB20 ,  5K035CC08 ,  5K035EE14 ,  5K035GG13

前のページに戻る