特許
J-GLOBAL ID:200903034488365107

液晶表示装置のアレイ基板

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-248337
公開番号(公開出願番号):特開平9-152629
出願日: 1996年09月19日
公開日(公表日): 1997年06月10日
要約:
【要約】【課題】構造を著しく複雑化せずに欠陥の部位を正確に特定できるようにする。【解決手段】液晶表示装置のアレイ基板は、複数の画素電極1、複数の走査線3、複数の信号線4、各々対応走査線3からの走査信号に応答して対応信号線4からの映像信号を対応画素電極1に供給する複数のスイッチング素子5、および走査線3の電位をセンスする検査補助回路30とを備える。特に回路30はゲートが走査線3に接続される複数の検査用薄膜トランジスタ35と、これらトランジスタ35のソース・ドレインパスに接続される検査配線部34とで構成され、配線部34はこれらトランジスタ35のソース・ドレインパスが相互間において並列的に接続されるモニタパッド32および接地パッドGNDと、検査電圧が印加される検査電位パッド31と、パッド31およびパッド32間に接続されトランジスタ35の電気抵抗と協力して検査電圧を分圧する抵抗素子33とを含む。
請求項(抜粋):
絶縁性基板と、この絶縁性基板上においてマトリクス状に配列される複数の画素電極と、この絶縁性基板上において複数の画素電極の行に沿って形成される1セットの第1画素配線と、この絶縁性基板上において複数の画素電極の列に沿って形成される1セットの第2画素配線と、これら第1および第2画素配線の交差点に隣接してそれぞれ絶縁性基板上に形成され、各々対応第1画素配線からの走査信号に応答して対応第2画素配線からの映像信号を対応画素電極に供給する複数のスイッチング素子と、少なくとも1セットの第1および第2画素配線の電位をセンスする検査補助回路とを備え、前記検査補助回路はゲートが1セットの画素配線にそれぞれ接続される複数の検査用薄膜トランジスタと、ゲート電位に応じた動作状態を検出するためにこれら検査用薄膜トランジスタのソース・ドレインパスに接続される検査配線部とで構成される第1検査部を有し、前記検査配線部は前記複数の検査用薄膜トランジスタのソース・ドレインパスが相互間において並列的に接続される第1および第2検査パッドと、検査電圧が前記第1検査パッドを基準にして印加される第3検査パッドと、前記第2および第3検査パッド間に接続され前記複数の検査用薄膜トランジスタの電気抵抗と協力して検査電圧を分圧する抵抗素子とを含むことを特徴とする液晶表示装置のアレイ基板。
IPC (4件):
G02F 1/136 500 ,  G01R 31/00 ,  G02F 1/1345 ,  H01L 29/786
FI (4件):
G02F 1/136 500 ,  G01R 31/00 ,  G02F 1/1345 ,  H01L 29/78 612 A
引用特許:
審査官引用 (6件)
  • 特開平4-285994
  • 光弁装置
    公報種別:公開公報   出願番号:特願平5-110671   出願人:セイコー電子工業株式会社
  • 液晶表示装置の駆動回路
    公報種別:公開公報   出願番号:特願平3-331803   出願人:富士通株式会社
全件表示

前のページに戻る