特許
J-GLOBAL ID:200903035240482723
昇圧回路及びこれを用いた半導体集積回路
発明者:
出願人/特許権者:
代理人 (1件):
京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-119273
公開番号(公開出願番号):特開2000-312471
出願日: 1999年04月27日
公開日(公表日): 2000年11月07日
要約:
【要約】【課題】負荷変動や温度変化等によるセットアップ時間の変化に対応可能とする。【解決手段】昇圧電圧CPO対応の比較電圧VCの基準電圧VRに対する高低対応のHレベル,Lレベルの一方を比較信号CMとして出力するコンパレータ部4と、比較信号CMのHレベル,Lレベルの各々に応答してスイッチ信号CX、CXBの各々を発生するスイッチ制御部22と、スイッチ信号CXの供給に応答して選択クロックSCKを昇圧クロックCPLKとして選択して昇圧部3に供給するトランスファゲートT121と、スイッチ信号CXBの供給に応答して最高周波数のクロックCLKnを昇圧クロックCPLKとして選択して昇圧部3に供給するトランスファゲートT122とを備える。
請求項(抜粋):
設定された周波数の昇圧クロックの供給に応答して電源電圧より高い所定の電圧の昇圧電圧を発生し出力する昇圧手段を有する昇圧回路において、クロック選択信号の制御に応答して周波数を昇順に高くなるように設定した第1〜第n(2以上の整数)のクロックのうちの1つを前記昇圧クロックの候補クロックとして選択するクロック選択手段と、外部データ信号の値に対応する前記クロック選択信号を発生するクロック選択信号発生手段と、前記昇圧電圧を一定の分圧比で分圧した分圧電圧を基準電圧と比較し前記分圧電圧の前記基準電圧に対する高低対応の第1,第2の値の一方を比較信号として出力する昇圧電圧比較手段と、前記比較信号の第1の値に応答して第1のスイッチ信号を発生し、前記比較信号の第2の値に応答して第2のスイッチ信号を発生するスイッチ制御手段と、前記第1のスイッチ信号の供給に応答して前記候補クロックを前記昇圧クロックとして選択して前記昇圧手段に供給する第1のスイッチ手段と、前記第2のスイッチ信号の供給に応答して最高周波数の前記第nのクロックを前記昇圧クロックとして選択して前記昇圧手段に供給する第2のスイッチ手段とを備えることを特徴とする昇圧回路。
IPC (4件):
H02M 3/07
, G11C 16/06
, H01L 27/04
, H01L 21/822
FI (3件):
H02M 3/07
, G11C 17/00 632 A
, H01L 27/04 B
Fターム (19件):
5B025AD10
, 5B025AE05
, 5B025AE06
, 5F038BB05
, 5F038BG03
, 5F038BG05
, 5F038BG08
, 5F038CD06
, 5F038CD15
, 5F038CD16
, 5F038DF01
, 5F038DF08
, 5F038DF14
, 5H730AA14
, 5H730BB02
, 5H730BB57
, 5H730FD01
, 5H730FF09
, 5H730FG07
前のページに戻る