特許
J-GLOBAL ID:200903035260812703
FETおよびコンパレータ並びに差動増幅器
発明者:
出願人/特許権者:
代理人 (1件):
井内 龍二
公報種別:公開公報
出願番号(国際出願番号):特願平10-053066
公開番号(公開出願番号):特開平11-251881
出願日: 1998年03月05日
公開日(公表日): 1999年09月17日
要約:
【要約】【課題】 オフセット電圧等の動作点の調整が可能なFETを、集積度等に悪影響を与えることなく実現し、簡単な構成でのヒステリシスコンパレータの実現や、動作点特性を容易に調整できる差動増幅器等の実現を可能にする。【解決手段】 ゲート電極Gに対して間に酸化膜Thを介して対向し、オフセット電圧を調整するための調整電圧が印加される調整電極Lalを装備する。
請求項(抜粋):
ゲート電極に対して間に非導電層を介して対向し、オフセット電圧を調整するための調整電圧が印加される調整電極を備えていることを特徴とするFET。
IPC (2件):
FI (2件):
H03K 5/08 E
, G01R 19/165 A
前のページに戻る