特許
J-GLOBAL ID:200903035668693710

電子機器の低消費電力方式

発明者:
出願人/特許権者:
代理人 (1件): 滝本 智之 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-207415
公開番号(公開出願番号):特開2000-039930
出願日: 1998年07月23日
公開日(公表日): 2000年02月08日
要約:
【要約】【課題】 本発明は、外部クロックにより動作するCPUにおいて、電子機器の底消費電力方式を行うことを目的とする。【解決手段】 クロック周波数をダイナミックに制御可能なVCXO回路4と、クロックにより動作するCPU部1と、動作するプログラムが格納されているプログラムメモリー部2と、プログラムの進行状況を監視し、最適にクロック速度を制御するプログラム監視制御部を備え、CPU部1のソフト負荷に応じてクロック速度をダイナミックに制御することにより、最低限の消費電力でソフトウェア処理を行うことができる電子機器の低消費電力方式とする。
請求項(抜粋):
外部クロックにより動作し、C-MOSにより構成されたCPUを使用するシステムにおいて、プログラムを格納するプログラムメモリー部と、プログラムの進行状態を監視し、必要な処理速度を算出するモニター部と、モニター部からの制御によりCPUに供給するクロック速度を決定するVCXO回路からなるクロック速度制御部から構成され、モニター部によりソフトウェアの負荷状態を常に監視し、ソフト負荷の低い状態ではクロックの速度を低下させ、割り込み処理のようにリアルタイムに反応する必要が有る場合はクロックの速度を上げて処理能力を調整することにより、CPUがソフトウェアの要求する最低限の処理能力で動作するようにしたことを特徴とする電子機器の低消費電力方式。
IPC (2件):
G06F 1/04 301 ,  G06F 1/32
FI (2件):
G06F 1/04 301 C ,  G06F 1/00 332 Z
Fターム (4件):
5B011LL13 ,  5B079BA04 ,  5B079BB04 ,  5B079BC01

前のページに戻る