特許
J-GLOBAL ID:200903035752760806

差動入力回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-123051
公開番号(公開出願番号):特開2002-319854
出願日: 2001年04月20日
公開日(公表日): 2002年10月31日
要約:
【要約】【課題】低電源電圧であっても受信可能入力信号電圧範囲が広く、LVDS規格に定められる差動信号をデューティ比を崩すことなく受信することができ、さらに入出力間の遅延時間も小さい差動入力回路を提供すること。【解決手段】正転入力端子IN+と、反転入力端子IN-と、出力端子OUTと、同一の差動入力信号が与えられ互いに異なるコモンモード入力電圧範囲を有する高電圧側差動増幅器1及び低電圧側差動増幅器2と、入力信号の電圧を基準電圧VR1と比較して比較結果に対応する選択信号を出力する比較器3と、選択信号に基づき高電圧側差動増幅器1及び低電圧側差動増幅器2のそれぞれの出力信号のうちの1つを選択して出力するセレクタ4と、を備えている。
請求項(抜粋):
同一の入力信号が与えられ互いに異なるコモンモード入力電圧範囲を有するn(nは2以上の整数)個の差動増幅器と、前記入力信号の電圧を基準電圧と比較して前記比較結果に対応する選択信号を出力するn-1個の比較器と、前記選択信号に基づき前記n個の差動増幅器のそれぞれの出力信号のうちの1つを選択して出力するセレクタと、を備えることを特徴とする差動入力回路。
IPC (3件):
H03K 19/0175 ,  G01R 19/165 ,  H03K 5/08
FI (3件):
G01R 19/165 A ,  H03K 5/08 E ,  H03K 19/00 101 K
Fターム (31件):
2G035AA13 ,  2G035AA17 ,  2G035AA19 ,  2G035AA26 ,  2G035AB01 ,  2G035AC01 ,  2G035AC19 ,  2G035AD20 ,  2G035AD23 ,  2G035AD47 ,  2G035AD50 ,  5J039DA12 ,  5J039DB03 ,  5J039KK04 ,  5J039KK10 ,  5J039KK13 ,  5J039KK16 ,  5J039KK18 ,  5J039KK29 ,  5J039MM06 ,  5J039MM16 ,  5J056AA01 ,  5J056BB16 ,  5J056CC00 ,  5J056CC01 ,  5J056CC05 ,  5J056CC09 ,  5J056CC14 ,  5J056DD13 ,  5J056DD28 ,  5J056FF09

前のページに戻る