特許
J-GLOBAL ID:200903035766235500

クロック生成装置

発明者:
出願人/特許権者:
代理人 (1件): 福山 正博
公報種別:公開公報
出願番号(国際出願番号):特願2000-005785
公開番号(公開出願番号):特開2001-196923
出願日: 2000年01月06日
公開日(公表日): 2001年07月19日
要約:
【要約】【課題】AFC機能の影響を受けるメインシステムとそれからシステムクロックを受けるサブシステムを有するマルチシステムにおいて、AFC機能の影響を受けないサブシステム用クロックを得るクロック生成装置を提供する。【解決手段】AFC回路12により制御されるTCXO1と、第1分周器2、VCO3、第2分周器4、位相比較器5、チャージポンプ6、メモリ(ROM)11、計算部10、レジスタ8および温度検知部9より構成される。TCXO1、分周器2、4、VCO3、位相比較器5およびチャージポンプ6は、PLL回路を構成する。このPLL回路の分周器2又は4の分周比は、レジスタ8により補正され、AFC回路12の影響を吸収する。
請求項(抜粋):
AFC(自動周波数制御)回路で制御されるTCXO(温度補償水晶発振器)を含むメインシステムと、該メインシステムからシステムクロックを受け、位相比較器およびVCO(電圧制御発振器)を含むPLL(位相ロックループ)回路を有するサブシステムとより構成されるマルチシステムのクロック生成装置において、前記PLL回路を構成する分周器の分周比を前記AFC回路の出力に応じて補正し、該AFC回路による位相変化を吸収させることを特徴とするクロック生成装置。
IPC (6件):
H03L 7/08 ,  H03B 5/32 ,  H03L 1/02 ,  H03L 7/093 ,  H04M 1/00 ,  G06F 1/08
FI (6件):
H03B 5/32 E ,  H03L 1/02 ,  H04M 1/00 A ,  H03L 7/08 G ,  H03L 7/08 E ,  G06F 1/04 320 A
Fターム (38件):
5B079BA20 ,  5B079BB10 ,  5B079BC03 ,  5B079DD03 ,  5B079DD17 ,  5B079DD20 ,  5J079AA04 ,  5J079BA02 ,  5J079BA11 ,  5J079CB01 ,  5J079DA25 ,  5J079DB04 ,  5J079DB05 ,  5J079FB25 ,  5J079FB29 ,  5J079FB35 ,  5J079FB39 ,  5J106AA02 ,  5J106AA04 ,  5J106BB01 ,  5J106CC01 ,  5J106CC15 ,  5J106CC21 ,  5J106CC31 ,  5J106CC53 ,  5J106DD01 ,  5J106DD32 ,  5J106DD33 ,  5J106DD38 ,  5J106DD44 ,  5J106EE02 ,  5J106FF06 ,  5J106GG18 ,  5J106GG20 ,  5J106HH10 ,  5J106KK12 ,  5J106KK13 ,  5K027AA11
引用特許:
審査官引用 (3件)

前のページに戻る