特許
J-GLOBAL ID:200903035789810951
周波数変換回路
発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2000-155522
公開番号(公開出願番号):特開2001-339248
出願日: 2000年05月26日
公開日(公表日): 2001年12月07日
要約:
【要約】【課題】本発明は、高周波信号を中間周波信号に変換する周波数変換器において、従来高周波信号を中間周波信号に変換するときの変換ロスの温度変化が大きくまた変換ロスの経年変化も大きかった問題を解決し、A/D変換器とD/A変換器とサンプリングクロック発生器とフィルタを備えることで、変換ロスの経年変化及び温度変化を小さくする周波数変換器を提供することを目的とする。【解決手段】所定周波数の高周波信号を所定の中間周波数に変換する周波数変換回路において、A/D変換器とD/A変換器とサンプリングクロック発生器とフィルタを備えた周波数変換回路であって、前記所定周波数の高周波信号を前記A/D変換器によって前記サンプリングクロック発生器が発生するクロック信号の周期でサンプリングし、前記A/D変換器が出力するデジタル信号を前記D/A変換器にてアナログ信号に変換し、前記D/A変換器が出力するアナログ信号に含まれる多数の周波数成分のうち所定周波数成分のみを前記フィルタで選択出力したことを特徴とする周波数変換回路。
請求項(抜粋):
所定周波数の高周波信号を所定の中間周波数に変換する周波数変換回路において、A/D変換器とD/A変換器とサンプリングクロック発生器とフィルタを備えた周波数変換回路であって、前記所定周波数の高周波信号を前記A/D変換器によって前記サンプリングクロック発生器が発生するクロック信号の周期でサンプリングし、前記A/D変換器が出力するデジタル信号を前記D/A変換器にてアナログ信号に変換し、前記D/A変換器が出力するアナログ信号に含まれる多数の周波数成分のうち所定周波数成分のみを前記フィルタで選択出力したことを特徴とする周波数変換回路。
IPC (2件):
FI (2件):
H03D 7/00 B
, H04B 1/26 B
Fターム (3件):
5K020DD23
, 5K020FF00
, 5K020GG00
前のページに戻る