特許
J-GLOBAL ID:200903035850155813
シリアルデータ通信装置
発明者:
,
出願人/特許権者:
代理人 (1件):
佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願平10-367535
公開番号(公開出願番号):特開2000-196702
出願日: 1998年12月24日
公開日(公表日): 2000年07月14日
要約:
【要約】【課題】ポート間のデータリピート時の遅延時間を短縮できるシリアルデータ通信装置を提供する。【解決手段】データリピート時には、通常処理時の経路に配置されたビット変換回路23および25をバイパスさせる切替回路としての判定回路27、第2のクロック乗換用FIFO28およびセレクタ29を設ける。これにより、ポート間のデータリピート時の遅延時間を短縮でき、データの送信時間に制約を課すIEEE1394プロトコルにおいて支障をきたすおそれがなくなり、ケーブルの長距離化にも十分対応できる。
請求項(抜粋):
シリアルインタフェースバスを伝送されるデータを第1の信号形態で処理するデータ処理回路と、上記シリアルインタフェースバスが接続される複数のポートを有し、一のポートで受信した上記シリアルインタフェースバスを伝送されたシリアルデータを第2の信号形態のデータに変換する第1の変換回路と、上記第1の変換回路による第2の信号形態のデータを第1の信号形態に変換して上記データ処理回路に供給する第2の変換回路と、上記データ処理回路による第1の信号形態のデータを上記第2の信号形態に変換する第3の変換回路と、供給される第2の信号形態のデータを所定のシリアルデータに変換して他のポートから他のシリアルインタフェースバスに送信する第4の変換回路と、上記一のポートからデータを受信した際にデータリピート処理が要求されている場合には、上記第1の変換回路で変換された第2の信号形態のデータを上記第4の変換回路に供給する切替回路とを有するシリアルデータ通信装置。
IPC (3件):
H04L 29/10
, H04L 7/00
, H04L 29/02
FI (3件):
H04L 13/00 309 Z
, H04L 7/00 A
, H04L 13/00 301 A
Fターム (17件):
5K034AA03
, 5K034CC01
, 5K034DD01
, 5K034HH01
, 5K034HH02
, 5K034HH05
, 5K034HH16
, 5K034HH23
, 5K034HH61
, 5K034KK12
, 5K047AA07
, 5K047FF00
, 5K047FF17
, 5K047GG45
, 5K047LL01
, 5K047LL04
, 5K047LL05
前のページに戻る