特許
J-GLOBAL ID:200903036034816921
インターフェース回路を内蔵した集積回路装置及び電子機器
発明者:
,
,
出願人/特許権者:
代理人 (5件):
井上 一
, 布施 行夫
, 大渕 美千栄
, 伊奈 達也
, 竹腰 昇
公報種別:公開公報
出願番号(国際出願番号):特願2005-197930
公開番号(公開出願番号):特開2007-019185
出願日: 2005年07月06日
公開日(公表日): 2007年01月25日
要約:
【課題】 単層印刷パターンの基板上に搭載される場合であっても、差動信号線対を外部ノイズから保護し、あるいは複数の差動信号線対間でのクロストークを防止すること。【解決手段】 集積回路装置20は、入力パッド領域30と、入力パッド領域30から入力される少なくとも一対の差動信号DP,DMを受信する少なくとも一つの受信回路62を備えたインターフェース回路50とを有する。入力パッド領域30は、少なくとも一対の差動信号DP,DMが入力される差動信号入力領域70と第1及び第2の電源入力領域72,74とを含む。インターフェース回路50の一辺に沿ったX方向にて、差動信号入力領域70を挟んで第1及び第2の電源入力領域72,74が配置されている。各領域70〜74に設けられた一端子につき2つのバンプ80,82が設けられている。【選択図】 図4
請求項(抜粋):
入力パッド領域と、
前記入力パッド領域から入力される少なくとも一対の差動信号を受信する少なくとも一つの受信回路を備えたインターフェース回路と、
を有し、
前記入力パッド領域は、前記少なくとも一対の差動信号が入力される差動信号入力領域と第1及び第2の電源入力領域とを含み、
前記インターフェース回路の一辺に沿った方向にて、前記差動信号入力領域を挟んで前記第1及び第2の電源入力領域が配置されていることを特徴とする集積回路装置。
IPC (3件):
H01L 21/822
, H01L 27/04
, H01L 21/82
FI (2件):
H01L27/04 E
, H01L21/82 P
Fターム (28件):
5F038AR09
, 5F038AR21
, 5F038AV02
, 5F038AV10
, 5F038AV15
, 5F038BE07
, 5F038BE08
, 5F038BE09
, 5F038BH19
, 5F038CA02
, 5F038CA03
, 5F038CA05
, 5F038CA06
, 5F038CA10
, 5F038CA18
, 5F038DF01
, 5F038EZ20
, 5F064CC22
, 5F064DD03
, 5F064DD15
, 5F064DD32
, 5F064DD42
, 5F064EE45
, 5F064EE46
, 5F064FF05
, 5F064FF26
, 5F064FF27
, 5F064FF42
引用特許:
出願人引用 (2件)
-
電気光学装置
公報種別:公開公報
出願番号:特願2000-236195
出願人:セイコーエプソン株式会社
-
半導体集積回路
公報種別:公開公報
出願番号:特願平11-320953
出願人:三洋電機株式会社
審査官引用 (2件)
-
特開平4-118946
-
半導体集積回路および液晶表示装置
公報種別:公開公報
出願番号:特願平11-268031
出願人:株式会社日立製作所, 日立デバイスエンジニアリング株式会社
前のページに戻る