特許
J-GLOBAL ID:200903036094186730

ディジタル・アナログ変換装置

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-062916
公開番号(公開出願番号):特開平5-268093
出願日: 1992年03月19日
公開日(公表日): 1993年10月15日
要約:
【要約】【目的】低精度のDAC部を組合わせて疑似的に高精度化するとともに、面積の小さい且つ消費電流も少なくて済むDAC装置を提供することにある。【構成】基準電圧VRと接地間に縦列接続した第1の抵抗ラダーの内偶数個目の抵抗接点電圧および奇数個目の抵抗接点電圧をそれぞれ出力する低精度のDAC部1および2を有する。しかも、これらDAC部1,2の出力間に縦列接続した第2の抵抗ラダーの抵抗接点の電圧を低精度のDAC部3で出力する。これらDAC部1〜3を制御回路により制御する。
請求項(抜粋):
基準電圧端子と接地電位端子間に縦列接続する2n 個の第1の抵抗ラダーの内偶数個目の抵抗接点の電圧を出力する第1のディジタル・アナログ変換部と、前記第1の抵抗ラダーの内奇数個目の抵抗接点の電圧を出力する第2のディジタル・アナログ変換部と、前記第1および第2のディジタル・アナログ変換部の出力間に縦列接続する2i 個の第2の抵抗ラダーの抵抗接点の電圧を出力する第3のディジタル・アナログ変換部と、nビットのディジタルデータを入力することにより(n+i)ビットの制御データを作成して前記第1乃至第3のディジタル・アナログ変換部へ出力する制御回路とを有することを特徴とするディジタル・アナログ変換装置。
IPC (2件):
H03M 1/68 ,  H03M 1/76
引用特許:
審査官引用 (5件)
  • 特開昭60-194621
  • 特開昭58-029600
  • 特開平4-322899
全件表示

前のページに戻る