特許
J-GLOBAL ID:200903036371505636
マルチプロセス処理装置
発明者:
出願人/特許権者:
代理人 (1件):
竹内 進 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-259824
公開番号(公開出願番号):特開平9-101916
出願日: 1995年10月06日
公開日(公表日): 1997年04月15日
要約:
【要約】 (修正有)【課題】キャッシュの使用権に関する優先度をプロセス毎に指定してキャッシュ制御を行わせる。【解決手段】処理手段10で任意のプロセスを実行する際に、キャッシュメモリ24のキャッシュ使用優先度Pをキャッシュ使用優先度指定手段14で指定する。キャッシュ制御手段15は、処理手段10のアクセス要求に対し、キャッシュ使用優先度Pに従ってキャッシュメモリ24のアクセスを制御する。例えばセット連想(Set Associative)キャッシュの場合、キャッシュ使用優先度Pに応じてウェイ数を変えたり、セット内の使用ブロック数を変える。
請求項(抜粋):
プロセスの優先度に従った使用割当てのスケジュールより、複数のプロセスの中の特定のプロセスを実行する処理手段と、前記処理手段で使用する主記憶の資源を一時的に記憶するキャッシュメモリと、前記処理手段で任意のプロセスを実行する際に、前記キャッシュメモリのキャッシュ使用優先度を指定するキャッシュ使用優先度指定手段と、前記処理手段のアクセス要求に対し、前記キャッシュ使用優先度に従って前記キャッシュメモリのアクセスを制御するキャッシュ制御手段と、を備えたことを特徴とするマルチプロセス処理装置。
IPC (4件):
G06F 12/08
, G06F 12/08 310
, G06F 9/46 340
, G06F 12/00 571
FI (4件):
G06F 12/08 W
, G06F 12/08 310 Z
, G06F 9/46 340 Z
, G06F 12/00 571 B
前のページに戻る