特許
J-GLOBAL ID:200903036553684943

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-215925
公開番号(公開出願番号):特開平8-077075
出願日: 1994年09月09日
公開日(公表日): 1996年03月22日
要約:
【要約】【目的】特定の記憶領域に対する書き換え保護機能を備えた情報処理装置を提供する。【構成】コマンドアドレスに対する書き込み動作によりセットされ、保護対象のレジスタ1に対する書き込み動作によりリセットされる書き込み許可フラグ5を備える。ANDゲート6により、書き込み許可フラグ5がセット状態で対象レジスタ1に書き込み動作を行った特のみ対象レジスタ1に対する書き込みが可能になるよう構成する。【効果】書き込み禁止/許可を行う専用の命令や、複雑なシーケンスを実現するハードウェアを必要とせず、簡単な回路を追加するのみで書き込み保護機能を提供できる。
請求項(抜粋):
データ記憶部と、前記データ記憶部の第1のアドレスに対するアクセス要求があったときこれに応じて第1の制御情報を保持する制御記憶部と、前記制御記憶部からの前記第1の制御情報および前記データ記憶部の第2のアドレスに対するアクセス要求に応じて前記データ記憶部の前記第2のアドレスに対するアクセスを許可し、前記制御記憶部において前記第1の制御情報が保持されていないときには前記データ記憶部の前記第2のアドレスに対するアクセスを禁止するアクセス制御部とを有することを特徴とする情報処理装置。
IPC (2件):
G06F 12/14 310 ,  G06F 12/06 520
引用特許:
審査官引用 (1件)

前のページに戻る