特許
J-GLOBAL ID:200903036610194761

固定小数点演算ユニツト

発明者:
出願人/特許権者:
代理人 (1件): 内原 晋
公報種別:公開公報
出願番号(国際出願番号):特願平3-209698
公開番号(公開出願番号):特開平5-053759
出願日: 1991年08月22日
公開日(公表日): 1993年03月05日
要約:
【要約】【構成】入力レジスタ7に保持されている入力データに対する正規化処理用のシフト量を検出する正規化用シフト量検出回路11を備える。【効果】関数計算に必要不可欠な正規化処理において、大幅に処理時間を短縮することができる。
請求項(抜粋):
固定小数点データの論理演算を実行する論理演算部と、前記論理演算部への入力データを一時保持する入力レジスタと、前記入力レジスタに保持されている前記入力データを指定ビット数だけ左右にシフトするバレルシフタと、前記バレルシフタにおけるシフト量を指定するシフト量設定レジスタとを備えた固定小数点演算ユニットにおいて、前記入力レジスタに保持されている前記入力データに対する正規化処理用のシフト量を検出する正規化用シフト量検出回路を備えることを特徴とする固定小数点演算ユニット。
IPC (2件):
G06F 5/01 ,  G06F 7/00

前のページに戻る