特許
J-GLOBAL ID:200903036612844518

表示装置の駆動回路及び駆動方法

発明者:
出願人/特許権者:
代理人 (1件): 安富 耕二 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-342878
公開番号(公開出願番号):特開平11-175019
出願日: 1997年12月12日
公開日(公表日): 1999年07月02日
要約:
【要約】【課題】 ドライバー内蔵型LCDにおいて、LCD内での信号遅延を防ぐ。【解決手段】 タイミングコントローラ30内のシフトクロック作成部に供給される水平同期信号HSYNCを、調整回路32にて適量遅延させて水平制御信号発生回路33に供給する。水平制御信号PCONも同量遅延され、これに基づいて作成される水平シフトクロックCKHも同量遅延される。LCD内で原画信号が遅延しても、あらかじめシフトクロックCKH適量遅延させることで、原画信号とサンプリングパルスとのタイミングが合わせられ、良好な表示が得られる。
請求項(抜粋):
映像信号より原画信号を作成する信号処理回路と、同期信号に基づいて前記原画信号より画素信号をサンプリングするタイミングを制御するための制御信号を作成する制御回路と、を有し、表示素子が行列状に配列されてなる表示装置に前記原画信号及び前記制御信号を供給することにより、前記原画信号より前記画素信号をサンプリングして、垂直走査により選択された水平行の各列に位置する前記表示素子へ供給する表示装置の駆動回路において、前記制御回路内には、遅延量が可変の調整回路が設けられ、前記同期信号の遅延量を調整することにより、前記原画信号のサンプリングのタイミングを調節することを特徴とする表示装置の駆動回路。
IPC (5件):
G09G 3/20 623 ,  G09G 3/20 612 ,  G02F 1/133 550 ,  G09G 3/36 ,  H04N 5/66 102
FI (5件):
G09G 3/20 623 M ,  G09G 3/20 612 L ,  G02F 1/133 550 ,  G09G 3/36 ,  H04N 5/66 102 B

前のページに戻る