特許
J-GLOBAL ID:200903036660008780

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願平8-172159
公開番号(公開出願番号):特開平10-022819
出願日: 1996年07月02日
公開日(公表日): 1998年01月23日
要約:
【要約】【課題】入力信号の停止に基づいて自動的にPLL回路をパワーダウンさせてPLL回路の発振を停止させることができる半導体装置を提供する。【解決手段】PLL回路1は外部から入力される所定周波数の入力信号fOSC に基づいて、設定周波数に一致した周波数を持つ信号fvを出力する。パワーダウン制御回路2は入力信号fOSC の停止に基づいてPLL回路1をパワーダウンさせてPLL回路1の発振を停止させる。
請求項(抜粋):
外部から入力される所定周波数の入力信号に基づいて、設定周波数に一致した周波数を持つ発振信号を出力するPLL回路と、前記入力信号の停止に基づいて前記PLL回路をパワーダウンさせてPLL回路の発振を停止させるためのパワーダウン制御回路とを備える半導体装置。
IPC (2件):
H03L 5/00 ,  H03L 7/08
FI (2件):
H03L 5/00 ,  H03L 7/08 Z

前のページに戻る