特許
J-GLOBAL ID:200903037012052908

入出力バッファ回路装置

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平10-164680
公開番号(公開出願番号):特開平11-355124
出願日: 1998年06月12日
公開日(公表日): 1999年12月24日
要約:
【要約】【課題】本発明によれば、静電破壊耐量向上,ラッチアップ防止の効果を高めた入出力バッファ回路装置を実現できる。【解決手段】VCC1<VCC2なる関係のVCC1とVCC2の異種電源電圧で動作する回路を接続するVCC1側の入出力バッファ回路装置において、出力ドライバとなるCMOSゲートのPMOSトランジスタのNウェルを、PAD端子電圧がVCC1に等しいか大きい時にPAD端子電圧に、VCC-Vht以下の時はVCC1に印加制御する。
請求項(抜粋):
VCC1<VCC2なる関係のVCC1とVCC2の異種電源電圧で動作する回路を接続するVCC1側の入出力バッファ回路装置において、出力ドライバとなるCMOSゲートのPMOSトランジスタのNウェルを、PAD端子電圧がVCC1に等しいか大きい時にPAD端子電圧に、VCC1-Vth以下の時はVCC1に印加制御することを特徴とする入出力バッファ回路装置。
IPC (2件):
H03K 19/0175 ,  H03K 19/003
FI (3件):
H03K 19/00 101 F ,  H03K 19/003 E ,  H03K 19/00 101 S

前のページに戻る