特許
J-GLOBAL ID:200903037049181759

記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 大日方 富雄
公報種別:公開公報
出願番号(国際出願番号):特願平4-047483
公開番号(公開出願番号):特開平5-217381
出願日: 1992年02月03日
公開日(公表日): 1993年08月27日
要約:
【要約】【目的】 記憶容量および動作速度を損なうことなく、書込時の電流消費およびこれにともなう発熱を低減させる。【構成】 メモリー部にて任意に指定されたアドレスにデータの書き込みを行なう際に、書き込みを指定されたアドレスから読み取られる既書込データと上記アドレスへの新規書込データとをビット単位で比較し、不一致のビットのデータだけを対象に選択的に書込動作を行なわせる。【効果】 書込動作を実質的に減らして書込のための電流消費を減らすことができる。
請求項(抜粋):
アドレスごとに複数ビットのデータを記憶するメモリー部と、このメモリー部にて任意に指定されたアドレスにデータの書き込みを行なう書込系回路と、書き込みを指定されたアドレスから読み取られる既書込データと上記アドレスへの新規書込データとをビット単位で比較して不一致のビットのデータだけを対象に選択的に書込動作を行なわせるビット別書込制御手段とを備えた記憶装置。
引用特許:
審査官引用 (1件)
  • 特開平4-301478

前のページに戻る