特許
J-GLOBAL ID:200903037357266897

走査回路および画像表示装置

発明者:
出願人/特許権者:
代理人 (1件): 原 謙三
公報種別:公開公報
出願番号(国際出願番号):特願平6-313815
公開番号(公開出願番号):特開平8-171080
出願日: 1994年12月16日
公開日(公表日): 1996年07月02日
要約:
【要約】【構成】 出力信号線1-1-1〜4に順に走査パルスを出力するデコード部1-4-1〜4を備えたデコーダー回路1-4からなり、各デコード部1-4-iは、P型トランジスター1-4-Aと、N型トランジスター1-4-B〜Cとを備えており、トランジスター1-4-A〜Cのドレイン、ソースが直列に接続されており、トランジスター1-4-Aのゲートにはリセット信号が入力されており、トランジスター1-4-B〜Cのゲートにはアドレス信号が入力されている走査回路。【効果】 走査回路が正常に動作する確率が高いので、走査回路の製造歩留まりが高くなる。しかも、走査回路の小型化、低消費電力化を実現することができる。
請求項(抜粋):
m個の信号とm個の信号を反転したm個の反転信号とからなる2m個のアドレス信号に基づいて走査パルスを出力するデコーダー回路を含み、上記のデコーダー回路はL≦2m の条件を満たすL本の出力信号線に順に走査パルスを出力する第1〜第Lのデコード部を備えており、各デコード部は、第1のトランジスターと、第1のトランジスターの極性とは逆の極性の第2〜第(m+1)のトランジスターとを備えており、第1〜第(m+1)のトランジスターのドレイン、ソースが直列に接続されており、第1および第2のトランジスターの接続点から上記の走査パルスが出力され、第1のトランジスターのゲートにはアドレス信号のレベルがハイレベルからローレベルへまたはローレベルからハイレベルへ変化するとき第1のトランジスターをオンにするリセット信号が入力されており、第2〜第(m+1)のトランジスターのゲートには上記のアドレス信号が入力されていることを特徴とする走査回路。
IPC (2件):
G02F 1/133 550 ,  G09G 3/36
引用特許:
審査官引用 (2件)
  • 特開平2-239226
  • 表示装置駆動回路
    公報種別:公開公報   出願番号:特願平6-261169   出願人:株式会社半導体エネルギー研究所

前のページに戻る