特許
J-GLOBAL ID:200903037377526798

選択可能クロックを有する同期メモリ・モジュール及びメモリ・システム

発明者:
出願人/特許権者:
代理人 (1件): 坂口 博 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-356572
公開番号(公開出願番号):特開2002-230963
出願日: 2001年11月21日
公開日(公表日): 2002年08月16日
要約:
【要約】 (修正有)【課題】 SDRAM DIMM及びDDR-SDRAM DIMMの両方を含むメモリ・システムにおいて、メモリ・モジュール間の互換性を保持する方法を提供する。【解決手段】 クロック210またはクロック・バッファ30とメモリ・モジュールのコンポーネントとの間でクロック終端を選択可能にするメモリ・システム及びメモリ・モジュールを提供する。メモリ・モジュールそれ自体とクロック終端をイネーブル/ディセーブルにするFETスイッチ245、及びこれらのモジュールを使用するためのイネーブル/ディセーブル・ピン290を設ける。
請求項(抜粋):
選択可能なシステム・レベル・クロック終端を有するメモリ・アセンブリ。
IPC (6件):
G11C 5/00 303 ,  G06F 1/04 ,  G06F 12/00 550 ,  G06F 13/16 510 ,  G11C 11/401 ,  G11C 11/407
FI (6件):
G11C 5/00 303 Z ,  G06F 1/04 A ,  G06F 12/00 550 K ,  G06F 13/16 510 A ,  G11C 11/34 362 S ,  G11C 11/34 371 K
Fターム (16件):
5B060MB03 ,  5B060MB09 ,  5B060MM01 ,  5M024AA02 ,  5M024AA04 ,  5M024AA90 ,  5M024BB27 ,  5M024BB33 ,  5M024BB34 ,  5M024DD83 ,  5M024HH09 ,  5M024HH11 ,  5M024JJ02 ,  5M024JJ03 ,  5M024PP01 ,  5M024PP03
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る