特許
J-GLOBAL ID:200903037446218863

APDバイアス回路

発明者:
出願人/特許権者:
代理人 (1件): 柏谷 昭司 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-041782
公開番号(公開出願番号):特開2000-244419
出願日: 1999年02月19日
公開日(公表日): 2000年09月08日
要約:
【要約】【課題】 光信号を入力して電流に変換するADPバイアス回路に関し、光入力パワーの急変時に於いてもAPDを保護する。【解決手段】 光入力パワーPinに対応した電流に変換するAPD1に、第1〜第3の抵抗R1〜R3を直列に接続して電源電圧VDDを印加し、このAPD1に等化増幅器2を接続し、第1,第2の抵抗R1,R2の接続点のバイアス設定電圧V0 を一定化するように電流を分流するバイアス制御回路3を接続し、第2の抵抗R2と第1のコンデンサC2とによる時定数τ2と、第3の抵抗と第2のコンデンサC3とによる時定数τ3とを、τ2>τ3の関係に設定する。
請求項(抜粋):
光信号を入力するAPDと、該APDの出力信号を入力する等化増幅器とを含む光受信器のAPDバイアス回路に於いて、前記APDと直列に第1,第2,第3の抵抗を接続してAPDバイアス電圧を印加し、前記第1,第2の抵抗の接続点に、該接続点の電圧を一定に維持するように電流を分流させるバイアス制御回路を接続し、前記第2,第3の抵抗の接続点とアースとの間に第1のコンデンサを接続し、且つ前記第3の抵抗と前記APDとの接続点とアースとの間に第2のコンデンサを接続し、前記第2の抵抗と前記第1のコンデンサとによる時定数を、前記第3の抵抗と前記第2のコンデンサとによる時定数より大きく設定したことを特徴とするAPDバイアス回路。
IPC (8件):
H04B 10/28 ,  H04B 10/26 ,  H04B 10/14 ,  H04B 10/04 ,  H04B 10/06 ,  H01L 31/10 ,  H03F 1/52 ,  H03F 3/08
FI (4件):
H04B 9/00 Y ,  H03F 1/52 Z ,  H03F 3/08 ,  H01L 31/10 G
Fターム (62件):
5F049MA07 ,  5F049NA20 ,  5F049NB01 ,  5F049UA11 ,  5F049UA17 ,  5J091AA01 ,  5J091AA56 ,  5J091AA58 ,  5J091CA57 ,  5J091FA01 ,  5J091FA04 ,  5J091FP05 ,  5J091FP06 ,  5J091HA02 ,  5J091HA14 ,  5J091HA19 ,  5J091HA25 ,  5J091HA29 ,  5J091HA33 ,  5J091HA44 ,  5J091KA01 ,  5J091KA11 ,  5J091KA12 ,  5J091KA17 ,  5J091KA19 ,  5J091KA20 ,  5J091KA25 ,  5J091KA28 ,  5J091MA05 ,  5J091MA11 ,  5J091TA01 ,  5J091TA02 ,  5J091TA06 ,  5J092AA01 ,  5J092AA56 ,  5J092AA58 ,  5J092CA57 ,  5J092FA01 ,  5J092FA04 ,  5J092HA02 ,  5J092HA14 ,  5J092HA19 ,  5J092HA25 ,  5J092HA29 ,  5J092HA33 ,  5J092HA44 ,  5J092KA01 ,  5J092KA11 ,  5J092KA12 ,  5J092KA17 ,  5J092KA19 ,  5J092KA20 ,  5J092KA25 ,  5J092KA28 ,  5J092MA05 ,  5J092MA11 ,  5J092TA01 ,  5J092TA02 ,  5J092TA06 ,  5J092UL02 ,  5K002BA15 ,  5K002CA18
引用特許:
出願人引用 (4件)
全件表示

前のページに戻る